長期以來的預測趨勢揭示了整個系統設計流程中的設計和測試趨于統一,這兩個先前獨立的功能將被集成在一起。集成功能的明顯優勢在于縮短了投入市場的時間并獲得更好的整體質量,而這些優勢都歸功于在創建設計的同時集成了測試定義和實現。在系統設計過程中,從仿真到實現以及最終系統部署,都可以對這些早期測試平臺進行重用。
為了真正實現設計和測試統一,尤其對于類似RF通信等復雜功能,需要在測試和實現的設計生命周期的所有階段都能夠有效執行所選的系統設計軟件和語言。在這之前,用于系統仿真或設計與用于系統實現的工具及技術存在很大不同。此外用于設計和實現的工具和語言通常不同于測試中使用的工具。這將導致不同功能團隊使用不同的工具,將增加交流的復雜程度并降低設計和測試中可重用代碼的流動性。這些因素都是實現設計和測試統一的主要障礙,因此理想的系統設計軟件需要提供單一語言用于仿真、實現和測試,并在所有設計階段和功能間最大化代碼重用。
減少限制的傳統方法
當設計功能達到要求時,從設計到實現的傳統轉換方法會將算法交給其它組,并通過手動方式將數學算法轉換為程序實現,通常將根據實現的執行要求使用ANSI C或HDL語言。
既然在設計、實現和測試中重用相同算法而無需獨立的代碼生成步驟可提供各種優勢,那么為什么其他系統設計軟件不直接使用重用的方法?這主要是由于一些歷史原因導致了該情況的出現。大多數系統設計軟件最初用于仿真空間,并且該仿真已為系統行為的時域驗證進行優化,然后向程序實現方向發展。LabVIEW核心為系統實現,并朝設計和仿真方向發展。其編程語言、環境以及更重要的IP/算法模塊是為了在處理器和FPGA上以實時速率進行編譯和執行而設計的。
除了實現算法重用,LabVIEW的程序實現傳統很大程度上對部分仿真-時間活動進行了加速。例如,LabVIEW可將臺式機算法完整編譯為專用處理器的機器代碼。對于純功能DSP類型算法,系統設計人員將以相對于連續時域仿真方法的更快速度對算法進行實現和調試。與用于終端FPGA的設計仿真相比,該優勢尤其明顯。LabVIEW可支持位及周期精度仿真的預期形式。在特定情況下功能測試通常能滿足需求,但LabVIEW可將速度提高多個數量級,主要原因為功能代碼已為本地功能執行進行了完全編譯和優化,而不再僅僅是“仿真”。相對于較慢的仿真算法,在仿真中重用快速的實現算法更具實際用途,因此與其他系統設計軟件相比,LabVIEW優勢更為明顯。
萬用表 http://www.gffae.cn/